v2.4.8 -> v2.4.8.1
[opensuse:kernel.git] / drivers / ide / via82cxxx.c
1 /*
2  * $Id: via82cxxx.c,v 3.23 2001/03/09 09:30:00 vojtech Exp $
3  *
4  *  Copyright (c) 2000-2001 Vojtech Pavlik
5  *
6  *  Based on the work of:
7  *      Michel Aubry
8  *      Jeff Garzik
9  *      Andre Hedrick
10  *
11  *  Sponsored by SuSE
12  */
13
14 /*
15  * VIA IDE driver for Linux. Supports
16  *
17  *   vt82c586, vt82c586a, vt82c586b, vt82c596a, vt82c596b,
18  *   vt82c686, vt82c686a, vt82c686b, vt8231, vt8233
19  *
20  * southbridges, which can be found in
21  *
22  *  VIA Apollo VP, VPX, VPX/97, VP2, VP2/97, VP3, MVP3, MVP4, P6, Pro,
23  *  Pro Plus, Pro 133, Pro 133A, ProMedia PM601, ProSavage PM133, PLE133,
24  *  Pro 266, KX133, KT133, ProSavage KM133, KT133A, KT266
25  *  PC-Chips VXPro, VXPro+, TXPro-III, TXPro-AGP, ViaGra, BXToo, BXTel
26  *  AMD 640, 640 AGP, 750 IronGate
27  *  ETEQ 6618, 6628, 6638
28  *  Micron Samurai
29  *
30  * chipsets. Supports
31  *
32  *   PIO 0-5, MWDMA 0-2, SWDMA 0-2 and UDMA 0-5
33  *
34  * (this includes UDMA33, 66 and 100) modes. UDMA66 and higher modes are
35  * autoenabled only in case the BIOS has detected a 80 wire cable. To ignore
36  * the BIOS data and assume the cable is present, use 'ide0=ata66' or
37  * 'ide1=ata66' on the kernel command line.
38  */
39
40 /*
41  * This program is free software; you can redistribute it and/or modify
42  * it under the terms of the GNU General Public License as published by
43  * the Free Software Foundation; either version 2 of the License, or
44  * (at your option) any later version.
45  *
46  * This program is distributed in the hope that it will be useful,
47  * but WITHOUT ANY WARRANTY; without even the implied warranty of
48  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
49  * GNU General Public License for more details.
50  *
51  * You should have received a copy of the GNU General Public License
52  * along with this program; if not, write to the Free Software
53  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
54  *
55  * Should you need to contact me, the author, you can do so either by
56  * e-mail - mail your message to <vojtech@suse.cz>, or by paper mail:
57  * Vojtech Pavlik, Ucitelska 1576, Prague 8, 182 00 Czech Republic
58  */
59
60 #include <linux/config.h>
61 #include <linux/kernel.h>
62 #include <linux/ioport.h>
63 #include <linux/blkdev.h>
64 #include <linux/pci.h>
65 #include <linux/init.h>
66 #include <linux/ide.h>
67 #include <asm/io.h>
68
69 #include "ide-timing.h"
70
71 #define VIA_IDE_ENABLE          0x40
72 #define VIA_IDE_CONFIG          0x41
73 #define VIA_FIFO_CONFIG         0x43
74 #define VIA_MISC_1              0x44
75 #define VIA_MISC_2              0x45
76 #define VIA_MISC_3              0x46
77 #define VIA_DRIVE_TIMING        0x48
78 #define VIA_8BIT_TIMING         0x4e
79 #define VIA_ADDRESS_SETUP       0x4c
80 #define VIA_UDMA_TIMING         0x50
81
82 #define VIA_UDMA                0x007
83 #define VIA_UDMA_NONE           0x000
84 #define VIA_UDMA_33             0x001
85 #define VIA_UDMA_66             0x002
86 #define VIA_UDMA_100            0x003
87 #define VIA_BAD_PREQ            0x010   /* Crashes if PREQ# till DDACK# set */
88 #define VIA_BAD_CLK66           0x020   /* 66 MHz clock doesn't work correctly */
89 #define VIA_SET_FIFO            0x040   /* Needs to have FIFO split set */
90 #define VIA_SET_THRESH          0x080   /* Needs to have FIFO thresholds set */
91 #define VIA_BAD_PIO             0x100   /* Always uses 26 PCICLK/xfer regardles of PIO mode */
92
93 /*
94  * VIA SouthBridge chips.
95  */
96
97 static struct via_isa_bridge {
98         char *name;
99         unsigned short id;
100         unsigned char rev_min;
101         unsigned char rev_max;
102         unsigned short flags;
103 } via_isa_bridges[] = {
104 #ifdef VIA_NEW_BRIDGES_TESTED
105         { "vt8233",     PCI_DEVICE_ID_VIA_8233_0,   0x00, 0x2f, VIA_UDMA_100 },
106         { "vt8231",     PCI_DEVICE_ID_VIA_8231,     0x00, 0x2f, VIA_UDMA_66 },
107 #endif
108         { "vt82c686b",  PCI_DEVICE_ID_VIA_82C686,   0x40, 0x4f, VIA_UDMA_100 | VIA_BAD_PIO },
109         { "vt82c686a",  PCI_DEVICE_ID_VIA_82C686,   0x10, 0x2f, VIA_UDMA_66 },
110         { "vt82c686",   PCI_DEVICE_ID_VIA_82C686,   0x00, 0x0f, VIA_UDMA_33 | VIA_BAD_CLK66 },
111         { "vt82c596b",  PCI_DEVICE_ID_VIA_82C596,   0x10, 0x2f, VIA_UDMA_66 },
112         { "vt82c596a",  PCI_DEVICE_ID_VIA_82C596,   0x00, 0x0f, VIA_UDMA_33 | VIA_BAD_CLK66 },
113         { "vt82c586b",  PCI_DEVICE_ID_VIA_82C586_0, 0x40, 0x4f, VIA_UDMA_33 | VIA_SET_FIFO | VIA_BAD_PREQ },
114         { "vt82c586b",  PCI_DEVICE_ID_VIA_82C586_0, 0x30, 0x3f, VIA_UDMA_33 | VIA_SET_FIFO },
115         { "vt82c586a",  PCI_DEVICE_ID_VIA_82C586_0, 0x20, 0x2f, VIA_UDMA_33 | VIA_SET_FIFO },
116         { "vt82c586",   PCI_DEVICE_ID_VIA_82C586_0, 0x00, 0x0f, VIA_UDMA_NONE | VIA_SET_FIFO },
117         { NULL }
118 };
119
120 static struct via_isa_bridge *via_config;
121 static unsigned char via_enabled;
122 static unsigned int via_80w;
123 static unsigned int via_clock;
124 static char *via_dma[] = { "MWDMA16", "UDMA33", "UDMA66", "UDMA100" };
125
126 /*
127  * VIA /proc entry.
128  */
129
130 #ifdef CONFIG_PROC_FS
131
132 #include <linux/stat.h>
133 #include <linux/proc_fs.h>
134
135 int via_proc, via_base;
136 static struct pci_dev *bmide_dev, *isa_dev;
137 extern int (*via_display_info)(char *, char **, off_t, int); /* ide-proc.c */
138
139 static char *via_control3[] = { "No limit", "64", "128", "192" };
140
141 #define via_print(format, arg...) p += sprintf(p, format "\n" , ## arg)
142 #define via_print_drive(name, format, arg...)\
143         p += sprintf(p, name); for (i = 0; i < 4; i++) p += sprintf(p, format, ## arg); p += sprintf(p, "\n");
144
145 static int via_get_info(char *buffer, char **addr, off_t offset, int count)
146 {
147         short speed[4], cycle[4], setup[4], active[4], recover[4], den[4],
148                  uen[4], udma[4], umul[4], active8b[4], recover8b[4];
149         struct pci_dev *dev = bmide_dev;
150         unsigned int v, u, i;
151         unsigned short c, w;
152         unsigned char t, x;
153         char *p = buffer;
154
155         via_print("----------VIA BusMastering IDE Configuration----------------");
156
157         via_print("Driver Version:                     3.23");
158         via_print("South Bridge:                       VIA %s", via_config->name);
159
160         pci_read_config_byte(isa_dev, PCI_REVISION_ID, &t);
161         pci_read_config_byte(dev, PCI_REVISION_ID, &x);
162         via_print("Revision:                           ISA %#x IDE %#x", t, x);
163         via_print("Highest DMA rate:                   %s", via_dma[via_config->flags & VIA_UDMA]);
164
165         via_print("BM-DMA base:                        %#x", via_base);
166         via_print("PCI clock:                          %dMHz", via_clock);
167
168         pci_read_config_byte(dev, VIA_MISC_1, &t);
169         via_print("Master Read  Cycle IRDY:            %dws", (t & 64) >> 6);
170         via_print("Master Write Cycle IRDY:            %dws", (t & 32) >> 5);
171         via_print("BM IDE Status Register Read Retry:  %s", (t & 8) ? "yes" : "no");
172
173         pci_read_config_byte(dev, VIA_MISC_3, &t);
174         via_print("Max DRDY Pulse Width:               %s%s", via_control3[(t & 0x03)], (t & 0x03) ? " PCI clocks" : "");
175
176         via_print("-----------------------Primary IDE-------Secondary IDE------");
177         via_print("Read DMA FIFO flush:   %10s%20s", (t & 0x80) ? "yes" : "no", (t & 0x40) ? "yes" : "no");
178         via_print("End Sector FIFO flush: %10s%20s", (t & 0x20) ? "yes" : "no", (t & 0x10) ? "yes" : "no");
179
180         pci_read_config_byte(dev, VIA_IDE_CONFIG, &t);
181         via_print("Prefetch Buffer:       %10s%20s", (t & 0x80) ? "yes" : "no", (t & 0x20) ? "yes" : "no");
182         via_print("Post Write Buffer:     %10s%20s", (t & 0x40) ? "yes" : "no", (t & 0x10) ? "yes" : "no");
183
184         pci_read_config_byte(dev, VIA_IDE_ENABLE, &t);
185         via_print("Enabled:               %10s%20s", (t & 0x02) ? "yes" : "no", (t & 0x01) ? "yes" : "no");
186
187         c = inb(via_base + 0x02) | (inb(via_base + 0x0a) << 8);
188         via_print("Simplex only:          %10s%20s", (c & 0x80) ? "yes" : "no", (c & 0x8000) ? "yes" : "no");
189
190         via_print("Cable Type:            %10s%20s", (via_80w & 1) ? "80w" : "40w", (via_80w & 2) ? "80w" : "40w");
191
192         via_print("-------------------drive0----drive1----drive2----drive3-----");
193
194         pci_read_config_byte(dev, VIA_ADDRESS_SETUP, &t);
195         pci_read_config_dword(dev, VIA_DRIVE_TIMING, &v);
196         pci_read_config_word(dev, VIA_8BIT_TIMING, &w);
197
198         if (via_config->flags & VIA_UDMA)
199                 pci_read_config_dword(dev, VIA_UDMA_TIMING, &u);
200         else u = 0;
201
202         for (i = 0; i < 4; i++) {
203
204                 setup[i]     = ((t >> ((3 - i) << 1)) & 0x3) + 1;
205                 recover8b[i] = ((w >> ((1 - (i >> 1)) << 3)) & 0xf) + 1;
206                 active8b[i]  = ((w >> (((1 - (i >> 1)) << 3) + 4)) & 0xf) + 1;
207                 active[i]    = ((v >> (((3 - i) << 3) + 4)) & 0xf) + 1;
208                 recover[i]   = ((v >> ((3 - i) << 3)) & 0xf) + 1;
209                 udma[i]      = ((u >> ((3 - i) << 3)) & 0x7) + 2;
210                 umul[i]      = ((u >> (((3 - i) & 2) << 3)) & 0x8) ? 1 : 2;
211                 uen[i]       = ((u >> ((3 - i) << 3)) & 0x20);
212                 den[i]       = (c & ((i & 1) ? 0x40 : 0x20) << ((i & 2) << 2));
213
214                 speed[i] = 20 * via_clock / (active[i] + recover[i]);
215                 cycle[i] = 1000 / via_clock * (active[i] + recover[i]);
216
217                 if (!uen[i] || !den[i])
218                         continue;
219
220                 switch (via_config->flags & VIA_UDMA) {
221                         
222                         case VIA_UDMA_100:
223                                 speed[i] = 2000 / udma[i];
224                                 cycle[i] = 10 * udma[i];
225                                 break;
226
227                         case VIA_UDMA_66:
228                                 speed[i] = 40 * via_clock / (udma[i] * umul[i]);
229                                 cycle[i] = 500 / via_clock * (udma[i] * umul[i]);
230                                 break;
231
232                         case VIA_UDMA_33:
233                                 speed[i] = 20 * via_clock / udma[i];
234                                 cycle[i] = 1000 / via_clock * udma[i];
235                                 break;
236                 }
237         }
238
239         via_print_drive("Transfer Mode: ", "%10s", den[i] ? (uen[i] ? "UDMA" : "DMA") : "PIO");
240
241         via_print_drive("Address Setup: ", "%8dns", (1000 / via_clock) * setup[i]);
242         via_print_drive("Cmd Active:    ", "%8dns", (1000 / via_clock) * active8b[i]);
243         via_print_drive("Cmd Recovery:  ", "%8dns", (1000 / via_clock) * recover8b[i]);
244         via_print_drive("Data Active:   ", "%8dns", (1000 / via_clock) * active[i]);
245         via_print_drive("Data Recovery: ", "%8dns", (1000 / via_clock) * recover[i]);
246         via_print_drive("Cycle Time:    ", "%8dns", cycle[i]);
247         via_print_drive("Transfer Rate: ", "%4d.%dMB/s", speed[i] / 10, speed[i] % 10);
248
249         return p - buffer;      /* hoping it is less than 4K... */
250 }
251
252 #endif
253
254 /*
255  * via_set_speed() writes timing values to the chipset registers
256  */
257
258 static void via_set_speed(struct pci_dev *dev, unsigned char dn, struct ide_timing *timing)
259 {
260         unsigned char t;
261
262         pci_read_config_byte(dev, VIA_ADDRESS_SETUP, &t);
263         t = (t & ~(3 << ((3 - dn) << 1))) | ((FIT(timing->setup, 1, 4) - 1) << ((3 - dn) << 1));
264         pci_write_config_byte(dev, VIA_ADDRESS_SETUP, t);
265
266         pci_write_config_byte(dev, VIA_8BIT_TIMING + (1 - (dn >> 1)),
267                 ((FIT(timing->act8b, 1, 16) - 1) << 4) | (FIT(timing->rec8b, 1, 16) - 1));
268
269         pci_write_config_byte(dev, VIA_DRIVE_TIMING + (3 - dn),
270                 ((FIT(timing->active, 1, 16) - 1) << 4) | (FIT(timing->recover, 1, 16) - 1));
271
272         switch (via_config->flags & VIA_UDMA) {
273                 case VIA_UDMA_33:  t = timing->udma ? (0xe0 | (FIT(timing->udma, 2, 5) - 2)) : 0x03; break;
274                 case VIA_UDMA_66:  t = timing->udma ? (0xe8 | (FIT(timing->udma, 2, 9) - 2)) : 0x0f; break;
275                 case VIA_UDMA_100: t = timing->udma ? (0xe0 | (FIT(timing->udma, 2, 9) - 2)) : 0x07; break;
276                 default: return;
277         }
278
279         pci_write_config_byte(dev, VIA_UDMA_TIMING + (3 - dn), t);
280 }
281
282 /*
283  * via_set_drive() computes timing values configures the drive and
284  * the chipset to a desired transfer mode. It also can be called
285  * by upper layers.
286  */
287
288 static int via_set_drive(ide_drive_t *drive, unsigned char speed)
289 {
290         ide_drive_t *peer = HWIF(drive)->drives + (~drive->dn & 1);
291         struct ide_timing t, p;
292         int T, UT;
293
294         if (speed != XFER_PIO_SLOW && speed != drive->current_speed)
295                 if (ide_config_drive_speed(drive, speed))
296                         printk(KERN_WARNING "ide%d: Drive %d didn't accept speed setting. Oh, well.\n",
297                                 drive->dn >> 1, drive->dn & 1);
298
299         T = 1000 / via_clock;
300
301         switch (via_config->flags & VIA_UDMA) {
302                 case VIA_UDMA_33:   UT = T;   break;
303                 case VIA_UDMA_66:   UT = T/2; break;
304                 case VIA_UDMA_100:  UT = 10;  break;
305                 default:            UT = T;   break;
306         }
307
308         ide_timing_compute(drive, speed, &t, T, UT);
309
310         if (peer->present) {
311                 ide_timing_compute(peer, peer->current_speed, &p, T, UT);
312                 ide_timing_merge(&p, &t, &t, IDE_TIMING_8BIT);
313         }
314
315         via_set_speed(HWIF(drive)->pci_dev, drive->dn, &t);
316
317         if (!drive->init_speed)
318                 drive->init_speed = speed;
319         drive->current_speed = speed;
320
321         return 0;
322 }
323
324 /*
325  * via82cxxx_tune_drive() is a callback from upper layers for
326  * PIO-only tuning.
327  */
328
329 static void via82cxxx_tune_drive(ide_drive_t *drive, unsigned char pio)
330 {
331         if (!((via_enabled >> HWIF(drive)->channel) & 1))
332                 return;
333
334         if (pio == 255) {
335                 via_set_drive(drive, ide_find_best_mode(drive, XFER_PIO | XFER_EPIO));
336                 return;
337         }
338
339         via_set_drive(drive, XFER_PIO_0 + MIN(pio, 5));
340 }
341
342 #ifdef CONFIG_BLK_DEV_IDEDMA
343
344 /*
345  * via82cxxx_dmaproc() is a callback from upper layers that can do
346  * a lot, but we use it for DMA/PIO tuning only, delegating everything
347  * else to the default ide_dmaproc().
348  */
349
350 int via82cxxx_dmaproc(ide_dma_action_t func, ide_drive_t *drive)
351 {
352
353         if (func == ide_dma_check) {
354
355                 short w80 = HWIF(drive)->udma_four;
356
357                 short speed = ide_find_best_mode(drive,
358                         XFER_PIO | XFER_EPIO | XFER_SWDMA | XFER_MWDMA |
359                         (via_config->flags & VIA_UDMA ? XFER_UDMA : 0) |
360                         (w80 && (via_config->flags & VIA_UDMA) >= VIA_UDMA_66 ? XFER_UDMA_66 : 0) |
361                         (w80 && (via_config->flags & VIA_UDMA) >= VIA_UDMA_100 ? XFER_UDMA_100 : 0));
362
363                 via_set_drive(drive, speed);
364
365                 func = (HWIF(drive)->autodma && (speed & XFER_MODE) != XFER_PIO)
366                         ? ide_dma_on : ide_dma_off_quietly;
367         }
368
369         return ide_dmaproc(func, drive);
370 }
371
372 #endif /* CONFIG_BLK_DEV_IDEDMA */
373
374 /*
375  * The initialization callback. Here we determine the IDE chip type
376  * and initialize its drive independent registers.
377  */
378
379 unsigned int __init pci_init_via82cxxx(struct pci_dev *dev, const char *name)
380 {
381         struct pci_dev *isa = NULL;
382         unsigned char t, v;
383         unsigned int u;
384         int i;
385
386 /*
387  * Find the ISA bridge to see how good the IDE is.
388  */
389
390         for (via_config = via_isa_bridges; via_config->id; via_config++)
391                 if ((isa = pci_find_device(PCI_VENDOR_ID_VIA, via_config->id, NULL))) {
392                         pci_read_config_byte(isa, PCI_REVISION_ID, &t);
393                         if (t >= via_config->rev_min && t <= via_config->rev_max)
394                                 break;
395                 }
396
397         if (!via_config->id) {
398                 printk(KERN_WARNING "VP_IDE: Unknown VIA SouthBridge, contact Vojtech Pavlik <vojtech@suse.cz>\n");
399                 return -ENODEV;
400         }
401
402 /*
403  * Check 80-wire cable presence and setup Clk66.
404  */
405
406         switch (via_config->flags & VIA_UDMA) {
407
408                 case VIA_UDMA_100:
409
410                         pci_read_config_dword(dev, VIA_UDMA_TIMING, &u);
411                         for (i = 24; i >= 0; i -= 8)
412                                 if (((u >> i) & 0x10) || (((u >> i) & 0x20) && (((u >> i) & 7) < 3)))
413                                         via_80w |= (1 << (1 - (i >> 4)));       /* BIOS 80-wire bit or UDMA w/ < 50ns/cycle */
414                         break;
415
416                 case VIA_UDMA_66:
417
418                         pci_read_config_dword(dev, VIA_UDMA_TIMING, &u);        /* Enable Clk66 */
419                         pci_write_config_dword(dev, VIA_UDMA_TIMING, u | 0x80008);
420                         for (i = 24; i >= 0; i -= 8)
421                                 if (((u >> (i & 16)) & 8) && ((u >> i) & 0x20) && (((u >> i) & 7) < 2))
422                                         via_80w |= (1 << (1 - (i >> 4)));       /* 2x PCI clock and UDMA w/ < 3T/cycle */
423                         break;
424         }
425
426         if (via_config->flags & VIA_BAD_CLK66) {                        /* Disable Clk66 */
427                 pci_read_config_dword(dev, VIA_UDMA_TIMING, &u);        /* Would cause trouble on 596a */
428                 pci_write_config_dword(dev, VIA_UDMA_TIMING, u & ~0x80008);
429         }
430
431 /*
432  * Check whether interfaces are enabled.
433  */
434
435         pci_read_config_byte(dev, VIA_IDE_ENABLE, &v);
436         via_enabled = ((v & 1) ? 2 : 0) | ((v & 2) ? 1 : 0);
437
438 /*
439  * Set up FIFO sizes and thresholds.
440  */
441
442         pci_read_config_byte(dev, VIA_FIFO_CONFIG, &t);
443
444         if (via_config->flags & VIA_BAD_PREQ)                           /* Disable PREQ# till DDACK# */
445                 t &= 0x7f;                                              /* Would crash on 586b rev 41 */
446
447         if (via_config->flags & VIA_SET_FIFO) {                         /* Fix FIFO split between channels */
448                 t &= (t & 0x9f);
449                 switch (via_enabled) {
450                         case 1: t |= 0x00; break;                       /* 16 on primary */
451                         case 2: t |= 0x60; break;                       /* 16 on secondary */
452                         case 3: t |= 0x20; break;                       /* 8 pri 8 sec */
453                 }
454         }
455
456         if (via_config->flags & VIA_SET_THRESH)                         /* 1/2 FIFO full to trigger xmit */
457                 t = (t & 0xf0) | 0x0a;
458
459         pci_write_config_byte(dev, VIA_FIFO_CONFIG, t);
460
461 /*
462  * Determine system bus clock.
463  */
464
465         via_clock = system_bus_clock();
466         if (via_clock < 20 || via_clock > 50) {
467                 printk(KERN_WARNING "VP_IDE: User given PCI clock speed impossible (%d), using 33 MHz instead.\n", via_clock);
468                 printk(KERN_WARNING "VP_IDE: Use ide0=ata66 if you want to force UDMA66/UDMA100.\n");
469                 via_clock = 33;
470         }
471
472 /*
473  * Print the boot message.
474  */
475
476         pci_read_config_byte(isa, PCI_REVISION_ID, &t);
477         printk(KERN_INFO "VP_IDE: VIA %s (rev %02x) IDE %s controller on pci%s\n",
478                 via_config->name, t, via_dma[via_config->flags & VIA_UDMA], dev->slot_name);
479
480 /*
481  * Setup /proc/ide/via entry.
482  */
483
484 #ifdef CONFIG_PROC_FS
485         if (!via_proc) {
486                 via_base = pci_resource_start(dev, 4);
487                 bmide_dev = dev;
488                 isa_dev = isa;
489                 via_display_info = &via_get_info;
490                 via_proc = 1;
491         }
492 #endif
493
494         return 0;
495 }
496
497 unsigned int __init ata66_via82cxxx(ide_hwif_t *hwif)
498 {
499         return ((via_enabled & via_80w) >> hwif->channel) & 1;
500 }
501
502 void __init ide_init_via82cxxx(ide_hwif_t *hwif)
503 {
504         int i;
505
506         hwif->tuneproc = &via82cxxx_tune_drive;
507         hwif->speedproc = &via_set_drive;
508         hwif->autodma = 0;
509
510         for (i = 0; i < 2; i++) {
511                 hwif->drives[i].io_32bit = 1;
512                 hwif->drives[i].unmask = 1;
513                 hwif->drives[i].autotune = 1;
514                 hwif->drives[i].dn = hwif->channel * 2 + i;
515         }
516
517 #ifdef CONFIG_BLK_DEV_IDEDMA
518         if (hwif->dma_base) {
519                 hwif->dmaproc = &via82cxxx_dmaproc;
520 #ifdef CONFIG_IDEDMA_AUTO
521                 if (!noautodma)
522                         hwif->autodma = 1;
523 #endif
524         }
525 #endif /* CONFIG_BLK_DEV_IDEDMA */
526 }
527
528 /*
529  * We allow the BM-DMA driver to only work on enabled interfaces.
530  */
531
532 void __init ide_dmacapable_via82cxxx(ide_hwif_t *hwif, unsigned long dmabase)
533 {
534         if ((via_enabled >> hwif->channel) & 1)
535                 ide_setup_dma(hwif, dmabase, 8);
536 }